LCMXO640C-3TN144I FPGA – Fältprogrammerbar grindmatris 640 LUTS 113 I/0
♠ Produktbeskrivning
| Produktattribut | Attributvärde |
| Tillverkare: | Gitter |
| Produktkategori: | FPGA - Fältprogrammerbar grindmatris |
| RoHS-riktlinjer: | Detaljer |
| Serie: | LCMXO640C |
| Antal logiska element: | 640 LE |
| Antal I/O:er: | 113 I/O |
| Matningsspänning - Min: | 1,71 V |
| Matningsspänning - Max: | 3,465 V |
| Lägsta driftstemperatur: | - 40 grader Celsius |
| Maximal driftstemperatur: | + 100°C |
| Datahastighet: | - |
| Antal sändtagare: | - |
| Monteringsstil: | SMD/SMT |
| Paket/Förpackning: | TQFP-144 |
| Förpackning: | Bricka |
| Stämpla: | Gitter |
| Distribuerat RAM-minne: | 6,1 kbit |
| Höjd: | 1,4 mm |
| Längd: | 20 mm |
| Maximal driftsfrekvens: | 500 MHz |
| Fuktkänslig: | Ja |
| Antal logiska arrayblock - LAB:er: | 80 LAB |
| Driftström: | 17 mA |
| Driftsspänning: | 1,8 V/2,5 V/3,3 V |
| Produkttyp: | FPGA - Fältprogrammerbar grindmatris |
| Fabriksförpackningskvantitet: | 60 |
| Underkategori: | Programmerbara logiska IC:er |
| Totalt minne: | 6,1 kbit |
| Bredd: | 20 mm |
| Enhetsvikt: | 1,319 g |
Icke-flyktig, oändligt omkonfigurerbar
• Omedelbar påslagning – startar på mikrosekunder
• Enkelt chip, inget externt konfigurationsminne krävs
• Utmärkt designsäkerhet, ingen bitström att avlyssna
• Konfigurera om SRAM-baserad logik på millisekunder
• SRAM och icke-flyktigt minne programmerbart via JTAG-port
• Stöder bakgrundsprogrammering av icke-flyktigt minne
Viloläge
• Möjliggör upp till 100x minskning av statisk ström
TransFR™-omkonfiguration (TFR)
• Uppdatering av logik i fält medan systemet är i drift
Hög I/O-till-logikdensitet
• 256 till 2280 LUT4-enheter
• 73 till 271 I/O med omfattande paketalternativ
• Stöd för densitetsmigration
• Blyfri/RoHS-kompatibel förpackning
Inbyggt och distribuerat minne
• Upp till 27,6 kbit sysMEM™ inbyggt block-RAM
• Upp till 7,7 kbit distribuerat RAM
• Dedikerad FIFO-kontrolllogik
Flexibel I/O-buffert
• Programmerbar sysIO™-buffert stöder ett brett utbud av gränssnitt:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, LVPECL, RSDS
sysCLOCK™ PLL:er
• Upp till två analoga PLL:er per enhet
• Multiplikation, division och fasförskjutning av klocka
Stöd på systemnivå
• IEEE-standard 1149.1 gränsskanning
• Inbyggd oscillator
• Enheterna drivs med 3,3 V, 2,5 V, 1,8 V eller 1,2 V strömförsörjning
• IEEE 1532-kompatibel programmering i systemet







