SPC5605BK0VLL6 32-bitars mikrokontroller – MCU BOLERO 1M Cu WIRE
♠ Produktbeskrivning
Produktattribut | Attributvärde |
Tillverkare: | NXP |
Produktkategori: | 32-bitars mikrokontroller - MCU |
RoHS-riktlinjer: | Detaljer |
Serie: | MPC5605B |
Monteringsstil: | SMD/SMT |
Paket / Fodral: | LQFP-100 |
Kärna: | e200z0 |
Programminnesstorlek: | 768 kB |
Data-RAM-storlek: | 64 kB |
Databussbredd: | 32 bitar |
ADC-upplösning: | 10 bitar, 12 bitar |
Maximal klockfrekvens: | 64 MHz |
Antal I/O:er: | 77 I/O |
Matningsspänning - Min: | 3 V |
Matningsspänning - Max: | 5,5 V |
Lägsta driftstemperatur: | - 40 grader Celsius |
Maximal driftstemperatur: | + 105°C |
Kompetens: | AEC-Q100 |
Förpackning: | Bricka |
Stämpla: | NXP Semiconductors |
Data-RAM-typ: | SRAM |
Gränssnittstyp: | CAN, I2C, LIN, SPI |
Fuktkänslig: | Ja |
Processorserie: | MPC560xB |
Produkt: | MCU |
Produkttyp: | 32-bitars mikrokontroller - MCU |
Programminnestyp: | Flash |
Fabriksförpackningskvantitet: | 90 |
Underkategori: | Mikrokontroller - MCU |
Watchdog-timers: | Vakthundstimer |
Delnummer Alias: | 935325828557 |
Enhetsvikt: | 0,024170 uns |
♠MPC5607B Mikrokontroller Datablad
Denna familj av 32-bitars system-on-chip (SoC) mikrokontroller är den senaste bedriften inom integrerade fordonsapplikationskontroller. Den tillhör en växande familj av fordonsfokuserade produkter utformade för att möta nästa våg av karosselektronikapplikationer i fordon.
Den avancerade och kostnadseffektiva e200z0h-värdprocessorkärnan i denna fordonsstyrenhetsfamilj följer Power Architecture-tekniken och implementerar endast VLE (variable-length encoding) APU (Auxiliary Processor Unit), vilket ger förbättrad koddensitet. Den arbetar med hastigheter upp till 64 MHz och erbjuder högpresterande bearbetning optimerad för låg strömförbrukning. Den utnyttjar den tillgängliga utvecklingsinfrastrukturen för nuvarande Power Architecture-enheter och stöds med programvarudrivrutiner, operativsystem och konfigurationskod för att underlätta användarimplementeringar.
• En enda utgåva, 32-bitars CPU-kärnkomplex (e200z0h)
— Kompatibel med Power Architecture®-teknikkategorin för inbäddade
— Förbättrad instruktionsuppsättning som möjliggör variabel längdkodning (VLE) för att minska kodstorleken. Med den valfria kodningen av blandade 16-bitars och 32-bitars instruktioner är det möjligt att uppnå en betydande minskning av kodstorleken.
• Upp till 1,5 MB inbyggt kodminne för flashminne stöds med flashminneskontrollern
• 64 (4 × 16) KB inbyggt dataflashminne med ECC
• Upp till 96 KB inbyggt SRAM
• Minnesskyddsenhet (MPU) med 8 regionbeskrivningar och 32-byte regiongranularitet på vissa familjemedlemmar (se tabell 1 för mer information.)
• Avbrottsstyrenhet (INTC) som kan hantera 204 valbara avbrottskällor med prioritet
• Frekvensmodulerad faslåst slinga (FMPLL)
• Crossbar-switcharkitektur för samtidig åtkomst till kringutrustning, flashminne eller RAM från flera bussmaster
• 16-kanalig eDMA-styrenhet med flera överföringskällor med DMA-multiplexer
• Boot assist module (BAM) stöder intern flash-programmering via en seriell länk (CAN eller SCI)
• Timern stöder I/O-kanaler som ger en rad 16-bitars ingångsregistrering, utgångsjämförelse och pulsbreddsmoduleringsfunktioner (eMIOS)
• 2 analog-till-digital-omvandlare (ADC): en 10-bitars och en 12-bitars
• Cross Trigger-enhet för att möjliggöra synkronisering av ADC-konverteringar med en timerhändelse från eMIOS eller PIT
• Upp till 6 DSPI-moduler (seriellt perifert gränssnitt)
• Upp till 10 seriella kommunikationsgränssnittsmoduler (LINFlex)
• Upp till 6 förbättrade Full CAN-moduler (FlexCAN) med konfigurerbara buffertar
• 1 I2C-gränssnittsmodul (interintegrerad krets)
• Upp till 149 konfigurerbara universalstift som stöder in- och utgångsoperationer (beroende på paket)
• Realtidsräknare (RTC)
• Klockkälla från intern 128 kHz eller 16 MHz oscillator som stöder autonom väckning med 1 ms upplösning och maximal timeout på 2 sekunder
• Valfritt stöd för RTC med klockkälla från extern 32 kHz kristalloscillator, stöd för väckning med 1 sekunds upplösning och maximal timeout på 1 timme
• Upp till 8 periodiska avbrottstimers (PIT) med 32-bitars räknarupplösning
• Nexus-utvecklingsgränssnitt (NDI) enligt IEEE-ISTO 5001-2003 klass två plus
• Stöd för testning av enhets-/kortgränser enligt Joint Test Action Group (JTAG) i IEEE (IEEE 1149.1)
• Spänningsregulator på chipet (VREG) för reglering av ingångsförsörjning för alla interna nivåer