LCMXO2-2000HC-4BG256C FPGA – Fältprogrammerbar Gate Array 2112 LUTs 207 IO 3.3V 4 Spd
♠ Produktbeskrivning
Produktattribut | Attributvärde |
Tillverkare: | Gitter |
Produktkategori: | FPGA - Fältprogrammerbar Gate Array |
RoHS: | Detaljer |
Serier: | LCMXO2 |
Antal logiska element: | 2112 LE |
Antal I/O: | 206 I/O |
Matningsspänning - Min: | 2.375 V |
Matningsspänning - Max: | 3,6 V |
Lägsta driftstemperatur: | 0 C |
Maximal drifttemperatur: | + 85 C |
Datahastighet: | - |
Antal sändtagare: | - |
Monteringsstil: | SMD/SMT |
Paket/fodral: | CABGA-256 |
Förpackning: | Bricka |
Varumärke: | Gitter |
Distribuerat RAM: | 16 kbit |
Inbäddat block RAM - EBR: | 74 kbit |
Maximal driftfrekvens: | 269 MHz |
Fuktkänslig: | Ja |
Antal logiska arrayblock - LAB:s: | 264 LAB |
Drifttillförselström: | 4,8 mA |
Driftspänning: | 2,5 V/3,3 V |
Produkttyp: | FPGA - Fältprogrammerbar Gate Array |
Fabriksförpackningsmängd: | 119 |
Underkategori: | Programmerbara logiska IC:er |
Totalt minne: | 170 kbit |
Handelsnamn: | MachXO2 |
Enhetsvikt: | 0,429319 oz |
1. Flexibel logikarkitektur
• Sex enheter med 256 till 6864 LUT4s och 18 till 334 I/O Ultra Low Power Devices
• Avancerad 65 nm lågeffektprocess
• Så låg som 22 µW standbyeffekt
• Programmerbara I/O:er med låg svängdifferential
• Standby-läge och andra energisparalternativ 2. Inbäddat och distribuerat minne
• Upp till 240 kbits sysMEM™ Embedded Block RAM
• Upp till 54 kbit distribuerat RAM-minne
• Dedikerad FIFO-kontrolllogik
3. On-Chip användarflashminne
• Upp till 256 kbits användarflashminne
• 100 000 skrivcykler
• Tillgänglig via WISHBONE, SPI, I2 C och JTAG-gränssnitt
• Kan användas som mjuk processor PROM eller som flashminne
4. Förkonstruerad källsynkron I/O
• DDR-register i I/O-celler
• Dedikerad växlingslogik
• 7:1-utväxling för display-I/O
• Generisk DDR, DDRX2, DDRX4
• Dedikerat DDR/DDR2/LPDDR-minne med DQS-stöd
5. Högpresterande, flexibel I/O-buffert
• Programmerbar sysIO™-buffert stöder ett stort antal gränssnitt:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, MLVDS, RSDS, LVPECL
– SSTL 25/18
– HSTL 18
– Schmitt triggeringångar, upp till 0,5 V hysteres
• I/O stödjer hot socket
• On-chip differentialterminering
• Programmerbart upp- eller neddragningsläge
6. Flexibel On-Chip-klockning
• Åtta primära klockor
• Upp till två kantklockor för höghastighets I/O-gränssnitt (endast övre och nedre sidorna)
• Upp till två analoga PLL:er per enhet med fraktionerad-n-frekvenssyntes
– Brett ingångsfrekvensområde (7 MHz till 400 MHz)
7. Icke-flyktig, oändligt omkonfigurerbar
• Direkt-på
– startar på mikrosekunder
• Säker lösning med ett chip
• Programmerbar via JTAG, SPI eller I2 C
• Stöder bakgrundsprogrammering av non-vola
8.bricka minne
• Dual boot som tillval med externt SPI-minne
9. TransFR™-omkonfiguration
• In-field logikuppdatering medan systemet är i drift
10. Förbättrad systemnivåstöd
• On-chip-härdade funktioner: SPI, I2 C, timer/räknare
• On-chip oscillator med 5,5 % noggrannhet
• Unikt TraceID för systemspårning
• Engångsprogrammerbar (OTP) läge
• Enkel strömförsörjning med utökat driftsområde
• IEEE Standard 1149.1 gränsskanning
• IEEE 1532-kompatibel programmering i systemet
11. Brett utbud av paketalternativ
• TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN-paketalternativ
• Alternativ för paket med litet fotavtryck
– Så liten som 2,5 mm x 2,5 mm
• Densitetsmigrering stöds
• Avancerad halogenfri förpackning