LCMXO2-2000HC-4BG256C FPGA – Fältprogrammerbar grindmatris 2112 LUT:er 207 IO 3,3V 4 hastigheter
♠ Produktbeskrivning
Produktattribut | Attributvärde |
Tillverkare: | Gitter |
Produktkategori: | FPGA - Fältprogrammerbar grindmatris |
RoHS-riktlinjer: | Detaljer |
Serie: | LCMXO2 |
Antal logiska element: | 2112 LE |
Antal I/O:er: | 206 I/O |
Matningsspänning - Min: | 2,375 V |
Matningsspänning - Max: | 3,6 V |
Lägsta driftstemperatur: | 0°C |
Maximal driftstemperatur: | +85°C |
Datahastighet: | - |
Antal sändtagare: | - |
Monteringsstil: | SMD/SMT |
Paket / Fodral: | CABGA-256 |
Förpackning: | Bricka |
Stämpla: | Gitter |
Distribuerat RAM-minne: | 16 kbit |
Inbyggt block-RAM - EBR: | 74 kbit |
Maximal driftsfrekvens: | 269 MHz |
Fuktkänslig: | Ja |
Antal logiska arrayblock - LAB:er: | 264 LAB |
Driftström: | 4,8 mA |
Driftsspänning: | 2,5 V/3,3 V |
Produkttyp: | FPGA - Fältprogrammerbar grindmatris |
Fabriksförpackningskvantitet: | 119 |
Underkategori: | Programmerbara logiska IC:er |
Totalt minne: | 170 kbit |
Handelsnamn: | MachXO2 |
Enhetsvikt: | 0,429319 uns |
1. Flexibel logikarkitektur
• Sex enheter med 256 till 6864 LUT4 och 18 till 334 I/O Enheter med ultralåg strömförbrukning
• Avancerad 65 nm lågströmsprocess
• Så låg effekt som 22 µW i standbyläge
• Programmerbara lågsvängningsdifferential-I/O
• Standby-läge och andra energisparalternativ 2. Inbyggt och distribuerat minne
• Upp till 240 kbit sysMEM™ inbyggt block-RAM
• Upp till 54 kbit distribuerat RAM
• Dedikerad FIFO-kontrolllogik
3. Användarflashminne på chipet
• Upp till 256 kbit användarflashminne
• 100 000 skrivcykler
• Tillgänglig via WISHBONE-, SPI-, I2C- och JTAG-gränssnitt
• Kan användas som mjukvaruprocessor-PROM eller som flashminne
4. Förkonstruerad synkron I/O för källkod
• DDR-register i I/O-celler
• Dedikerad utväxlingslogik
• 7:1-växel för display-I/O
• Generisk DDR, DDRX2, DDRX4
• Dedikerat DDR/DDR2/LPDDR-minne med DQS-stöd
5. Högpresterande, flexibel I/O-buffert
• Programmerbar sysIO™-buffert stöder ett brett utbud av gränssnitt:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, MLVDS, RSDS, LVPECL
– SSTL 25/18
– HSTL 18
– Schmitt-triggeringångar, upp till 0,5 V hysteres
• I/O-enheter stöder hot socketing
• Differentiell terminering på chipet
• Programmerbart pull-up- eller pull-down-läge
6. Flexibel klockning på chipet
• Åtta primära klockor
• Upp till två kantklockor för höghastighets-I/O-gränssnitt (endast topp- och bottensida)
• Upp till två analoga PLL:er per enhet med fraktionell-n-frekvenssyntes
– Brett ingångsfrekvensområde (7 MHz till 400 MHz)
7. Icke-flyktig, oändligt omkonfigurerbar
• Omedelbar påslagning
– startar på mikrosekunder
• Säker lösning med ett enda chip
• Programmerbar via JTAG, SPI eller I2C
• Stöder bakgrundsprogrammering av icke-volatil
8. kakelminne
• Valfri dubbelstart med externt SPI-minne
9. TransFR™-omkonfiguration
• Uppdatering av logik i fält medan systemet är i drift
10. Förbättrat stöd på systemnivå
• Inbyggda, härdade funktioner: SPI, I2C, timer/räknare
• Oscillator på chip med 5,5 % noggrannhet
• Unikt TraceID för systemspårning
• Engångsprogrammerbart läge (OTP)
• En enda strömförsörjning med utökat driftområde
• IEEE-standard 1149.1 gränsskanning
• IEEE 1532-kompatibel programmering i systemet
11. Brett utbud av paketalternativ
• TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN-paketalternativ
• Paketalternativ med litet fotavtryck
– Så liten som 2,5 mm x 2,5 mm
• Stöd för densitetsmigration
• Avancerad halogenfri förpackning